# 微机原理与接口技术

存储器接口设计容量扩展、空间映射

华中科技大学 左冬红



## 术语

逻辑存储空间

计算机系统微处理器能访问的存储空间

物理存储空间

由存储芯片构成的存储空间

# 存储器接口设计需解决的问题

存储容量扩展

由小容量存储芯片构建一定容量的存储器

存储空间映射

将物理存储空间映射到合适的逻辑存储空间

多类型数据访问 不同宽度数据线的存储芯片构建统一的支持 多种不同类型数据访问的存储器

操作肘序匹配

匹配总线与存储芯片的操作肘序

# 存储容量扩展

字数扩展 可寻址存储空间数增多,地址线增多

字长扩展 存储单元位数增多,数据线增多

## 字数扩展示例

基于异步SRAM存储芯片CY62168G(2M×8b)设计一容量为4M×8b的存储器



需存储芯片数为:  $\frac{4M \times 8b}{2M \times 8b} = 2$ 

增加一位地址,选择两个芯片的片选



## 字长扩展示例

异步SRAM存储芯片62256设计一个32K×32b的存储器



每片芯片各自连接不同数据线

# 字数、字长扩展

异步SRAM存储芯片 62256设计一个 64K×32b的存储器







# 存储空间映射



地址低位连续变化

地址高位不变

# 存储空间映射

地址线

寻址片内存储单元

存储芯片

片选线

选中整个芯片

地址低位连续变化

总线地址低位与存储芯片地址线各位对应连接

地址高位不变

总线地址高位译码之后连接存储芯片片选线

### 术语

全译码法

存储系统地址总线除去连接存储芯片地址线之外的所有剩余高位地址译码之后连接到存储芯片片选端

一对一整体映射

部分译码法

部分高位地址线译码之后连接到存储芯片片选端

线选法

仅一位高位地址线连接到存储芯片片选端

一对多整体映射

## 地址译码电路

逻辑门

与非门、或非门、非门、或门、与门

专用译码器

138,139等译码器

硬件描述语言-可编程逻辑器件

CPLD,PLD,FPGA

## 逻辑门译码电路



# 专用译码器-139

| —                              |   | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |   |                                           |
|--------------------------------|---|-----------------------------------------|---|-------------------------------------------|
| 1 <b>G</b> =                   | 1 |                                         |   | $\neg V_{\underline{CC}}$                 |
| 1A <b>=</b>                    | 2 | 1                                       | 5 | <b>-</b> 2 <del>G</del>                   |
| 1B <b>=</b>                    | 3 | 1                                       | 4 | <b>⊐</b> 2A                               |
| $1\overline{Y}_0$              | 4 | 1                                       | 3 | <b>⊐</b> 2B                               |
| $1\overline{Y}_1 =$            | 5 | 1                                       | 2 | $\Rightarrow 2\overline{\underline{Y}}_0$ |
| $1\overline{\mathbf{Y}}_{2} =$ | 6 | 1                                       | 1 | $\Rightarrow 2\overline{Y}_1$             |
| $1\overline{\mathbf{Y}}_{3}$   | 7 | 1                                       | 0 | $=2\overline{\underline{Y}}_2$            |
| GND =                          | 8 |                                         | 9 | $=2\overline{Y}_3$                        |
|                                |   |                                         |   |                                           |

| 输入  |     |   | 输出               |                  |                  |                  |  |
|-----|-----|---|------------------|------------------|------------------|------------------|--|
| 使能端 | 选择端 |   |                  |                  |                  |                  |  |
| G   | A B |   | $\overline{Y}_0$ | $\overline{Y}_1$ | $\overline{Y}_2$ | $\overline{Y}_3$ |  |
| 1   | X   | X | 1                | 1                | 1                | 1                |  |
| 0   | 0   | 0 | 0                | 1                | 1                | 1                |  |
| 0   | 1   | 0 | 1                | 0                | 1                | 1                |  |
| 0   | 0   | 1 | 1                | 1                | 0                | 1                |  |
| 0   | 1   | 1 | 1                | 1                | 1                | 0                |  |

# 专用译码器-138

| A =<br>B =                                                                                                                     |                            | V | 15                              | $rac{\overline{Y}_0}{}$ |
|--------------------------------------------------------------------------------------------------------------------------------|----------------------------|---|---------------------------------|-------------------------|
| $ \begin{array}{c c} C & = \\ \hline G_{2A} & = \\ \hline G_{2B} & = \\ G_1 & = \\ \hline Y_7 & = \\ \hline = \\ \end{array} $ | 3<br>4<br>5<br>6<br>7<br>8 |   | 14<br>13<br>12<br>11<br>10<br>9 |                         |

|                |                     | 输入                  | _                                             | 輸出  |   |                  | 输出               |                  |                  |                  |                  |                  |                  |
|----------------|---------------------|---------------------|-----------------------------------------------|-----|---|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
|                | 使能站                 | 學                   | , <u>, , , , , , , , , , , , , , , , , , </u> | と择: | 端 |                  |                  |                  |                  |                  |                  |                  |                  |
| G <sub>1</sub> | $\overline{G}_{2B}$ | $\overline{G}_{2A}$ | $\cap$                                        | В   | Α | $\overline{Y}_7$ | $\overline{Y}_6$ | $\overline{Y}_5$ | $\overline{Y}_4$ | $\overline{Y}_3$ | $\overline{Y}_2$ | $\overline{Y}_1$ | $\overline{Y}_0$ |
| 1              | 0                   | 0                   | 1                                             | 1   | 1 | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1              | 0                   | 0                   | 1                                             | 1   | 0 | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1              | 0                   | 0                   | 1                                             | О   | 1 | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                |
| 1              | 0                   | 0                   | 1                                             | 0   | 0 | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
| 1              | 0                   | 0                   | 0                                             | 1   | 1 | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                |
| 1              | 0                   | 0                   | 0                                             | 1   | 0 | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 1              | 0                   | 0                   | 0                                             | 0   | 1 | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1              | 0                   | 0                   | 0                                             | 0   | 0 | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |
| 0              | X                   | X                   | X                                             | X   | X | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| X              | 1                   | X                   | X                                             | X   | X | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| X              | X                   | 1                   | X                                             | X   | X | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |

## 译码器译码电路示例

某计算机系统地址总线宽度为20位,可访问的存储空间大小为1MB,若采用8个128KB的存储芯片为该计算机系统构建一个1MB的存储器,各个存储芯片具有独立的片选使能信号 $\overline{CE}_{7-0}$ ,试设计译码电路产生这8个存储芯片的片选使能信号 $\overline{CE}_{7-0}$ ?

128KB的芯片本身具 有17根地址总线: A<sub>16</sub>~A<sub>0</sub>

地址总线宽度为20位, 剩余3根高位地址线 A<sub>19</sub>~A<sub>17</sub>



### 硬件描述语言

```
module DECODER(
 input [19:17] A, //输入地址信号
       output [7:0] CE //输出片选信号
reg [7:0] CE In; //设置输出寄存器
assign CE[7:0]=CE In[7:0];//输出引脚与寄存器相连
always @(A)
      begin
   case (A[15:13])
      3'b000: CE In[7:0] <= 8'b11111110;
      3'b001: CE ln[7:0] <= 8'b11111101;
      3'b010: CE ln[7:0] <= 8'b11111011;
      3'b011: CE ln[7:0] <= 8'b11110111;
      3'b100: CE ln[7:0] <= 8'b11101111;
      3'b101: CE ln[7:0] <= 8'b11011111;
      3'b110: CE ln[7:0] <= 8'b10111111;
      3'b111: CE In[7:0] <= 8'b01111111;
   endcase
      end
endmodule
```

## 多级译码

不同存储芯片, 分类管理



容量为2M×8b的异步SRAM存储芯片CY62168G引脚如下图所示。若将该芯片唯一映射到逻辑存储空间范围为Ox000000~Oxffffffff的计算机系统物理存储空间

0x1000000~0x101fffff, 试设计该存储器接口电路。



基于异步SRAM存储芯片CY62168G设计一容量为6M×8b的存储器,且该存储器唯一映射到逻辑存储空间范围为0x00000000~0xfffffff的计算机系统物理存储空间0x10000000~0x105fffff,试设计该存储器接口电路。

#### 共需存储芯片数

$$\frac{6M \times 8b}{2M \times 8b} = 3$$

Ox10000000~Ox105fffff 分为 Ox10000000~Ox101fffff、 Ox10200000~Ox103fffff、 Ox10400000~Ox105fffff

| 物理地址范围      | A <sub>31</sub> ~A <sub>21</sub> | A <sub>20</sub> ~A <sub>0</sub> |
|-------------|----------------------------------|---------------------------------|
| 0x10000000~ | (0001 0000 000)2                 | (X XXXX XXXX XXXX               |
| 0x101fffff  | (0001 0000 000)2                 | XXXX XXXX) <sub>2</sub>         |
| 0x10200000~ | (0001 0000 001)                  | (X XXXX XXXX XXXX               |
| 0x103fffff  | (0001 0000 001) <sub>2</sub>     | XXXX XXXX) <sub>2</sub>         |
| 0x10400000~ | (0001 0000 010)2                 | (X XXXX XXXX XXXX               |
| 0x105fffff  | (0001 0000 010) <sub>2</sub>     | XXXX XXXX) <sub>2</sub>         |

基于异步SRAM存储芯片 CY62168G设计一容量为 6M×8b的存储器,且该 存储器唯一映射到逻辑存储空间范围为 0x00000000~0xffffffff的 计算机系统物理存储空间 0x10000000~0x105fffff, 试设计该存储器接口电路。

共需存储芯片数

$$\frac{6M \times 8b}{2M \times 8b} = 3$$



异步SRAM存储芯片CY62168G设计一容量为4M×8b的存储器,且该存储器映射到逻辑存储空间范围为0x0000000~0xffffff的计算机系统物理存储空间0x10000000~0x107fffff,试设计该存储器接口电路。

共需存储芯片数

$$\frac{4M \times 8b}{2M \times 8b} = 2$$



异步SRAM存储芯片CY62168G设计一容量为4M×8b的存储器,且该存储器映射到逻辑存储空间范围为0x0000000~0xffffff的计算机系统物理存储空间0x10000000~0x107fffff,试设计该存储器接口电路。

物理存储空间范围为 0x10000000~0x107fffff, 存储容量为8M×8b

| 物理地址范围                    | A <sub>31</sub> ~A <sub>23</sub> | A <sub>22</sub> | A <sub>21</sub> ~A <sub>0</sub>        |
|---------------------------|----------------------------------|-----------------|----------------------------------------|
| 0x10000000~               | (0001 0000 0)                    | •               | (XX XXXX XXXX                          |
| 0x103fffff                | (0001 0000 0) <sub>2</sub>       | 0               | XXXX XXXX XXXX) <sub>2</sub>           |
| 0x10400000~<br>0x107fffff | (0001 0000 0) <sub>2</sub>       | 1               | (XX XXXX XXXX XXXX XXXX XXXX XXXX XXXX |

#### 2段:

0x10000000~0x103fffff, 0x10400000~0x107fffff

A22既可以为1也可以是0,成为无关值

异步SRAM存储芯片CY62168G设计一容量为4M×8b的存储器, 且该存储器映射到逻辑存储空间 范围为0x00000000~0xfffffff的 计算机系统物理存储空间 0x10000000~0x107fffff, 试设 计该存储器接口电路。

A22既可以为1也可以是0,成为无关值



异步SRAM 62256的引脚结构如下图所示,它的容量为32K×8b。若要求采用62256构建一个64K×8b的存储器,且该存储器映射到逻辑存储空间范围为0x00000000 ~ 0xfffffff的计算机系统物理存储空间0x8000000~0x8000ffff或0x9000000~0x9000ffff,试设计该存储器接口电路。



需存储芯片数为:  $\frac{64K\times8b}{32K\times8b}=2$ 

存储器映射到物理存储空间 Ox80000000~0x8000ffff或 Ox9000000~0x9000ffff,

A28可为O或1,为无关值



A28可为O或1,为无关值

#### 小结

- •存储容量扩展
  - •字数扩展
  - 字长扩展
  - •字数、字长扩展
- •存储芯片存储空间映射
  - 整体映射 (剩余高位地址译码)
    - 全译码
    - 部分译码
  - •译码电路
    - 门
    - 译码器
    - 硬件描述语言

下一讲:内存组织结构